JEDEC接近完成SPHBM4规范:I/O引脚数量仅有标准HBM4内存的1/4

来源:半导纵横发布时间:2025-12-12 14:58
HBM
封装
生成海报

JEDEC 固态技术协会宣布,其已接近完成 SPHBM4 内存规范。这里的 "SP" 是 "Standard Package"(标准封装)的首字母简写。

SPHBM4 使用与标准 HBM4 相同的 DRAM 核心层,两者在容量扩展上没有差异。区别在于,SPHBM4 在接口基础裸片 (Interface Base Die) 部分采用了不同的设计,可安装在标准有机基板而不是硅基板上。

此外,标准 HBM4 内存拥有 2048 个 I/O 数据引脚,而在 SPHBM4 上这一数量将降低到 512 个。为实现相当的总数据传输速率,SPHBM4 将具有更高的工作频率并采用 4:1 串行化技术。这也是为了配合有机基板支持的凸点间距密度更低的材料特性。

SPHBM4 使用有机基板布线的一大好处是在 SoC 和 HBM 内存堆栈间允许更长的线径,这有利于提升单一封装中集成的堆栈数量,从而进一步提高系统内存总容量。

本文转自媒体报道或网络平台,系作者个人立场或观点。我方转载仅为分享,不代表我方赞成或认同。若来源标注错误或侵犯了您的合法权益,请及时联系客服,我们作为中立的平台服务者将及时更正、删除或依法处理。

评论
暂无用户评论